Pag-unawa sa IC 4043B, IC 4044B CMOS Quad 3-State R / S Latch - Paggawa at Mga Pinout

Subukan Ang Aming Instrumento Para Sa Pagtanggal Ng Mga Problema





Tinalakay ng post ang pagpapaandar ng pinout at iba pang mahahalagang pagtutukoy ng IC 4043. Alamin natin ang tungkol sa kumpletong datasheet ng napaka-kagiliw-giliw na maliit na tilad na ito.

Pinout Datasheet ng IC 4043

Sa teknikal na paraan ang IC 4043 ay isang quad set / reset (R / S) latch na may 3 output ng estado ng lohika.



Upang mas tumpak ang chip na ito ay may 4 na hanay ng mga input (ibig sabihin 8 input ng input) at 4 na kaukulang solong output.

Ang 4 na hanay ng mga input ay binubuo ng 4 na pares ng mga set / reset na input.



Para sa bawat set / reset mayroon kaming isang kaukulang output.

Ang lahat ng mga nakatakdang pag-reset na ito ay tumutugon sa mataas na mga signal ng lohika, na lumilikha ng isang bistable na epekto sa kanilang kaukulang mga output pinout.

Bistable Flip / Flop

Ang Bistable ay tumutukoy sa pagkilos ng flip flop, sa madaling salita ang isang mataas na pulso sa input na 'set' ay ginagawang mataas ang kaukulang output mula sa orihinal nitong mababang estado, at ang isang mataas sa pag-reset ng input ay ibabalik ang nasa itaas na estado mula sa mataas na pabalik sa mababang estado.

Samakatuwid karaniwang upang makagawa ng isang katumbas na output na mataas, kailangan naming mag-apply ng isang mataas sa kanilang 'set' input at upang gawing mababa muli ang output kailangan lang namin maglapat ng isa pang mataas sa kanilang mga reset na input.

Ang paggana ng mga input ng input at output ay kasing simple ng na.

Bilang karagdagan sa ito, ang IC ay may isa pang kawili-wiling input pinout OE na isang pangkaraniwang output paganahin ang pinout.

Itakda / I-reset ang Function

Para sa pagpapagana sa ipinaliwanag sa itaas na itinakda / i-reset ang mga pagkilos sa IC, ang input ng OE na ito ay dapat na konektado sa mataas na lohika o sa Vdd (supply votage).

Sa sitwasyong nasa itaas ang output ay pinapayagan na may tinukoy na flip flop na gumagana.

Kung ang pag-input ng OE ay konektado sa lupa, ang output ay nagyeyelo at gumagawa ng isang mataas na tugon sa impedance, iyon ay hindi nagpapakita ng isang mababang output o isang mataas, sa halip naka-lock ang pag-input ng isang hindi tumutugon na naka-block na estado, samakatuwid ang pangalang 3 output ng estado ng lohika.

Sa gayon ang OE input ay maaaring magamit upang isara ang paggana ng IC kung kinakailangan para sa isang partikular na aplikasyon.

Ang IC ay pinakamahusay na gumagana sa mga supply voltages mula 5 hanggang 15V.

Ibuod natin ang mga pag-andar ng output output pinout at mga pagtutukoy ng IC 4043 sa mga sumusunod na data:

  • 1Q hanggang 4Q (Pins: 2, 9, 10, 1) 3-state buffered latch output
  • 1R hanggang 4R (Pins: 3, 7, 11, 15) pag-reset ng input (aktibong TAAS)
  • Ang 1S hanggang 4S (Mga Pins: 4, 6, 12, 14) ay nagtakda ng input (aktibong TAAS)
  • OE (Pin: 5) karaniwang output ay nagbibigay-daan sa pag-input
  • VSS (Pin: 8) boltahe ng suplay sa lupa
  • Hindi nakakonekta ang N.C. (Pin: 13)
  • Ang boltahe ng suplay ng VDD (Pin: 16)

Marami pang Mga Update:

Sa mga post na ito sinubukan naming maunawaan ang pagtatrabaho ng IC 4043 at IC 4044 sa pamamagitan ng pag-aaral ng iba't ibang mga pagtutukoy, datasheet ng mga aparato at ang kanilang pag-aayos ng pinout.

Karaniwan kapwa ang mga variant ay quad cross-kaisa CMOS 3-estado R / S o Reset / Set Latches. Ang ibig sabihin ng quad ay ang pagkakaroon ng 4 na output na maaaring maitakda o ma-latched na may mataas na lohika sa pamamagitan ng isang control input signal, o i-reset sa logic zero ng isang kasunod na signal ng input.

Pinapayagan ng tampok na 3-estado ang mga IC na makontrol gamit ang 3 na lohika

Ang pangunahing prinsipyo ng pagtatrabaho ng IC 4043 at IC 4044 ay pareho sa itaas, ang tanging kaibahan lamang, ang IC 4043B ay quad cross-kaisa na 3-estado NOR Latch, at IC 4044B ay quad cross-kaisa 3-estado NAND Latch.

Pinout Diagram

Ang mga sumusunod na mga diagram ng pinout ng mga IC ay nagpapakita ng panloob na istraktura at mga detalye ng pinout ng mga aparato:

Sa mga diagram sa itaas maaari nating makita na ang bawat isa sa mga uri ay may 4 na latches na may isang output at 2 indibidwal na RESET / SET input. Ang pag-andar ng ENABLE pin para sa lahat ng mga input na SET / RESET ay magkapareho.

Ang isang lohikal na TAAS sa ENABLE pin ay pinapayagan ang mga estado ng aldaba upang kumonekta sa mga nauugnay na output, isang lohika na mababa o 0 na ididiskonekta ang mga estado ng aldaba mula sa kanilang mga output na nagdudulot ng isang kumpletong bukas na circuit sa mga output.

NOR Latch, NAND Latch Equivalent Logic Diagrams

Ang mga sumusunod na diagram ay nagpapakita ng katumbas na mga latches sa anyo ng NOR at NAND latches, na naroroon sa loob ng bawat isa sa 4 na latches ng mga indibidwal na IC.


Tulad ng nakikita natin, ang bawat isa sa mga bloke ng aldaba ay kinokontrol gamit ang 3 mga input ng control sa lohika, katulad ng SET, RESET, at I-ENABLE, samakatuwid ang output ay nakasalalay sa 3 mga estado ng pag-input. Ang talahanayan ng katotohanan para sa 3 mga estado ng lohika ay maaaring matutunan mula sa sumusunod na diagram:

Sa talahanayan sa katotohanan sa itaas, ang buong-form ng iba't ibang mga pinaikling simbolong alpabeto ay maaaring maunawaan tulad ng ibinigay sa ibaba: S = SET Pin R = RESET Pin E = ENABLE Pin Q = OUTPUT Pin OC = Open Circuit NC = Walang Pagbabago



Pangunahing Mga Tampok ng IC 4043, at IC 4044 ay na-buod sa ibaba:

Praktikal na Pangunahing Simulation sa Paggawa ng mga SET / I-reset at I-ENABLE ang Mga Pin

Ang pag-set ng setting ng pagtatrabaho ng IC 4033 IC 4044 GIF

Paglalarawan sa Paggawa

Mula sa nabanggit na GIF sa simulation maaari naming maunawaan ang pagtatrabaho ng mga quad latch module na may mga sumusunod na puntos:

Kapag ang SET ay pin na inilapat na may isang positibong supply, ang output ay napupunta mataas at nagiging latched kahit na ang positibong potensyal na tinanggal mula sa SET pin, tulad ng ipinahiwatig ng pulang LED (pasulong na kampi).

Kapag ang RESET pin ay inilapat gamit ang isang positibong pulso, ang trangka ay nababali, at ang output ay napapababa ng Permanente kahit na ang positibo ay tinanggal mula sa RESET pin. Ito ay ipinahiwatig ng pag-iilaw ng asul na LED.

Ang mga pagpapatakbo sa itaas ay maaaring ipatupad lamang hangga't ang ENABLE pin ng IC ay nasa positibong potensyal na suplay. Kapag naka-attach sa isang negatibo o potensyal na ground, ang output ng aldaba ay nagiging bukas at hindi tumutugon sa mga pagpapatakbo ng SET / RESET.




Nakaraan: Linggo Araw na Programmable Timer Circuit Susunod: IC 4033 Pinout, Datasheet, Application